Объяснение функций управления пэдами в процессоре Freescale?

При чтении Руководства по прикладным процессорам MCIMX50 на странице 1368 (раздел 33.3) есть список различных возможных функций управления контактными площадками процессоров.

Список следующий:

  • SRE (1-битное управление скоростью нарастания).
  • DSE (2-битное управление мощностью возбуждения).
  • ODE (1-битное управление открытым стоком).
  • HYS (1-битный гистерезис
  • PULL_KEEP_CTL (4 бита подтягивания вверх / вниз и управления хранителем)
  • PUS (2 бита значения конфигурации подтягивания вверх / вниз)
  • PUE (1 бит вытягивания / удержания выбора)
  • PKE (1 включение / отключение битов подтягивания, сброса или возможности сохранения)
  • DDR_MODE_SEL (1-битное управление ddr_mode)
  • DDR_INPUT (1-битное управление ddr_input)

Может кто-нибудь объяснить, что это за каждый из них, предпочтительно в образовательной способ со ссылками на дополнительную информацию?

Заранее спасибо.

5
задан Bjarke Freund-Hansen 5 November 2014 в 08:14
поделиться