2
ответа

Ифорт с проблемой Джани

Я изменил свои команды сборки / компиляции на geany, чтобы использовать Intel Fortran: ifort -c "% f" ifort "% f" -o "% e" Когда я пытаюсь скомпилировать, я получаю следующую ошибку: ifort "file.f90 "-o" файл "(в ...
вопрос задан: 10 May 2012 18:55
2
ответа

Использование Intel регистрируют для его “намеченной цели” эффективность увеличения?

Эта статья утверждает, что каждый регистр имеет намеченную цель и что еще более важно, Когда инженеры в Intel разработали исходный 8086 процессор, они имели особое назначение в виду для...
вопрос задан: 14 December 2009 19:58
2
ответа

Как перевести “pushl 2000” из AT&T asm к синтаксису Intel на i386

Я пытаюсь перевести следование из блока AT&T в блок Intel: pushl 2000 Теперь это компилирует вниз в: и следующие 35 d0 07 00 00 pushl 0x7d0, Но независимо от того, что я пробую, я не могу добраться...
вопрос задан: 10 November 2009 19:06
2
ответа

Как использовать Intel C ++ Compiler со спокойным Создателем

Я пишу программу, где я должен буду сделать громадное количество числовых вычислений. Но так как я разрабатываю фронтэнд программы в спокойном Создателе, я пока еще имел дело с...
вопрос задан: 23 September 2009 13:48
2
ответа

Включение прерываний с плавающей запятой в Mac OS X Intel

В Linux feenableexcept и fedisableexcept могут использоваться для управления генерацией прерываний SIGFPE при исключениях с плавающей запятой. Как я могу сделать это на Mac OS X Intel? Встроенная сборка для ...
вопрос задан: 29 October 2008 14:41
1
ответ

pkg_resources.DistributionNotFound: 'jsonschema'

не удалось запустить "intel-nauta", так как она выдает эту ошибку: pkg_resources.DistributionNotFound: Дистрибутив jsonschema не найден и требуется приложению [19160] Не удалось ...
вопрос задан: 26 February 2019 14:59
1
ответ

Это инструкция по конвейерной обработке Intel?

Насколько мне известно, конвейерная обработка Intel 8086 - это метод, который извлекает следующую инструкцию при выполнении настоящей инструкции. В этой статье говорится, что одним из преимуществ конвейеризации является ...
вопрос задан: 19 January 2019 11:48
1
ответ

Самый простой способ выполнить двоичный (INTEL FSP) файл из программы на C / C ++

Я пытаюсь интегрировать INTEL FSP в свою собственную ОС для инициализации кремния, для этого мне нужно собрать ОС с двоичным FSP по какому-то действительному адресу. Я много искал, но не могу найти двоичный файл ...
вопрос задан: 17 January 2019 11:31
1
ответ

Что делает флаг D в дескрипторе сегмента кода для инструкций x86-64?

Я пытаюсь понять работу флага D в дескрипторе сегмента кода при использовании в коде x86-64. Он установлен в бит 22 D / B дескриптора сегмента кода, как показано на этой диаграмме: ...
вопрос задан: 13 July 2018 09:36
1
ответ

Что могло заставить детерминированный процесс генерировать ошибки с плавающей точкой

Уже считав этот вопрос, я довольно уверен, что данный процесс с помощью арифметики с плавающей точкой с тем же входом (на тех же аппаратных средствах, скомпилированных с тем же компилятором), должен быть...
вопрос задан: 23 May 2017 10:29
1
ответ

неверное использование регистра в режиме адресации [дубликат]

Каким образом mov rax, [rbp + 8 * r8] является допустимым addresing, но mov rax, [rbp-8 * r8] не является? mov rax, [rbp - 8] также прекрасен. Я не мог найти ничего в отрицательном масштабе * значение индекса является проблемой. Мне это ...
вопрос задан: 25 January 2017 05:07
1
ответ

Как работает код операции LEA в этом коде? [Дубликат]

Я создал эту программу в C: int main () {int i = 0; для (i = 0; i & lt; 10; i ++) puts («Hello, world!»); return 0; } Я использую GDB для изучения программы, и это основное разобранное: ...
вопрос задан: 22 November 2015 07:22
1
ответ

VAO и состояние буфера массива элементов

Недавно я писал код OpenGL 3.3 с Vertex Array Objects (VAO) и позже тестировал его на графическом адаптере Intel, где, к своему разочарованию, обнаружил, что привязка буфера массива элементов ...
вопрос задан: 22 September 2014 15:57
1
ответ

Микросхемы x86/x64 все еще используют микропрограммирование?

Если я понимаю эти две статьи, архитектуру Intel, в он - самый низкий уровень, перешел к использованию инструкций RISC, вместо традиционная система команд CISC, что Intel известен...
вопрос задан: 7 April 2014 18:39
1
ответ

ассемблер гну: получите адрес маркировки/переменной [INTEL SYNTAX]

У меня есть код как это: лай .bss: .long 0 .text bleh:... некоторые коды операции здесь. теперь я хотел бы переместить адрес лая в eax. Каков код синтаксиса Intel здесь для того, чтобы сделать это? То же идет...
вопрос задан: 3 July 2013 17:18
1
ответ

COMISD, не сравнивая должным образом [дубликат]

[EDITED] После запуска кода с помощью отладчика gdb, movapd действительно не был проблемой (спасибо всем, кто указал на это). Двигаясь по строкам, ошибка во втором сравнении делается ...
вопрос задан: 7 May 2013 16:01
1
ответ

Ati HD 6400M / Intel HD300 Ubuntu 12.04 OpenGl Проблема

После установки ATI Catalyst я не могу запустить Unity 3D на интегрированной графике Intel. На выделенном каждый работает нормально, единственная проблема в том, что он выглядит так, как будто он не поддерживает буфер Vertext openGL. Тест единства: ...
вопрос задан: 8 May 2012 18:54
1
ответ

Как вы используете gcc для генерации ассемблерного кода в синтаксисе Intel?

Опция gcc -S генерирует ассемблерный код в синтаксисе AT & T. Есть ли способ генерировать файлы в синтаксисе Intel? Или есть способ конвертировать между ними?
вопрос задан: 2 May 2012 12:16
1
ответ

При вычислении АБСОЛЮТНОГО АДРЕСА / Реестр оценивает в Ассемблере (Intel 8086)

Я знаю, что АБСОЛЮТНЫЙ АДРЕС следующей инструкции расположен 50000 (шестнадцатеричное число), и я знаю, что шестнадцатеричное значение, которое должно быть в Регистре IP, 4000 (шестнадцатеричное число). Мой вопрос... Почему это работает как это?...
вопрос задан: 15 June 2010 14:46
1
ответ

Существует ли полная x86 ссылка ассемблера, которая использует синтаксис AT&T? [закрытый]

Идеально была бы версия Руководств Разработчика программного обеспечения Intel, записанных в синтаксисе AT&T, но я буду рад найти что-либо, что достаточно близко.
вопрос задан: 21 November 2009 19:56
0
ответов

Отключение излучателя для захвата ИК, но не для глубины

Я пытаюсь получить глубину, цвет и ИК-изображения с камеры Intel Realsense D415 с помощью SDK 2.0, но у меня возникла проблема с удалением ИК-изображения из моих снимков. Я хотел бы использовать ...
вопрос задан: 5 March 2019 17:16
0
ответов

Как сузить данные Intel PCM до единого процесса?

Я пытаюсь использовать Intel Performance Counter Monitor (PCM), чтобы понять отсутствие кэш-памяти L3 и некоторые другие критерии производительности в моем коде. Я не уверен, как разобраться в числах, которые я получаю и ...
вопрос задан: 2 March 2019 20:48
0
ответов

Почему x86 имеет прямой порядок байтов?

Настоящий вопрос, который я задавал себе в последнее время, заключается в том, какие варианты дизайна привели к тому, что архитектура x86 стала архитектурой с прямым порядком байтов, а не с прямым порядком байтов?
вопрос задан: 27 January 2019 01:43
0
ответов

Why does Intel hide internal RISC core in their processors?

Starting with Pentium Pro (P6 microarchitecture), Intel redesigned it's microprocessors and used internal RISC core under the old CISC instructions. Since Pentium Pro all CISC instructions are divided ...
вопрос задан: 24 January 2019 23:33
0
ответов

Ожидание завершения предварительной выборки

Насколько я знаю, как на последних чипах AMD, так и на Intel, инструкции предварительной выборки могут быть удалены до того, как поступят соответствующие данные. То есть, в отличие от нагрузок, выход на пенсию не зависит от прибытия ...
вопрос задан: 15 January 2019 18:09
0
ответов

На какой уровень кеша извлекается PREFETCHT2?

Документирование для PREFETCHT2, который является предварительной выборкой с подсказкой T2, говорит (выделение мое): T0 (временные данные) - предварительная загрузка данных на все уровни иерархии кэша. T1 (временные данные относительно ...
вопрос задан: 15 January 2019 17:51
0
ответов

_mm_load_ps против _mm_load_pd против других на Intel x86 ISA

В чем разница между следующими двумя строками? __m128 x = _mm_load_ps ((float *) ptr); __m128 y = _mm_load_pd ((double *) ptr); Другими словами, почему так много разных _mm_load_xyz ...
вопрос задан: 10 January 2019 04:58
0
ответов

Все ли процессоры Intel используют точно такой же формат инструкции?

В руководстве, предоставленном Intel, есть формат команд для Intel 64 и IA-32 ISA без указания процессора. То есть это то, что является общим для всех процессоров, использующих эту ISA? (...
вопрос задан: 13 July 2018 13:39
0
ответов

Алгоритм целочисленного деления процессоров Intel x86

Какой алгоритм целочисленного деления реализует Intel в своих процессорах x86?
вопрос задан: 10 May 2018 00:09
0
ответов

Параметры GCC для оптимизации на данной архитектуре процессора

Я работаю над процессором микроархитектуры Nehalam/westmere Intel. Я хочу оптимизировать свой код для этой архитектуры. Существуют ли какие-либо специальные флаги компиляции или функции C от GCC, которые мне помогут...
вопрос задан: 20 December 2017 14:53